91伊人国产-91伊人久久-91伊人影院-91影视永久福利免费观看-免费毛片儿-免费女人18毛片a级毛片视频

 
當前位置: 首頁 » 技術方案 » 技術方向 » 通信 » 正文

如何穩定的接收高速源同步LVDS信號


  來源: 儀器儀表商情網 時間:2016-01-26 作者:樊繼明
分享到:

?

儀器儀表商情網 技術分析  雖然SerDes接口在很多應用中很流行,但是對于不少高速系統,源同步的LVDS接口也依然存在。FPGA經常涉及到LVDS(Low Voltage Differential Signaling)信號的接收,比如說FPGA與一些采樣率較高的ADC,或者一些高清顯示屏的接口通常都是LVDS接口。這些信號有著一個共性,就是采用LVDS電平標準,采用源同步方式傳輸。由于這些信號速率一般很高,因此如何保證接收的這些信號的正確性,是一個FPGA設計者經常會遇到的難題。本文旨在提供一種簡單方便的方法來穩定的接收該種方式的信號。

1.1 什么是LVDS信號?

LVDS的全稱是Low Voltage Differential Signaling, 即低壓差分信號。這是一種高速的,低擺幅,差分,低功耗的傳輸方式。最早該信號標準由美國國家半導體公司提出,后來被廣泛用于各種高速接口,如LVDS液晶顯示屏,高速ADC的數據接口,以及一些視頻傳輸應用。

LVDS電平標準的電壓擺幅是350 mV,由于其擺幅很低,因此上升時間很短,因此比起LVCMOS,LVTTL等電平標準具有更高的傳輸速度。理論上LVDS的傳輸最高速率可以達到1.9G b/s的水平。

關鍵詞:儀器儀表 測試測量 技術分析 LVDS信號    瀏覽量:1831

聲明:凡本網注明"來源:儀商網"的所有作品,版權均屬于儀商網,未經本網授權不得轉載、摘編使用。
經本網授權使用,并注明"來源:儀商網"。違反上述聲明者,本網將追究其相關法律責任。
本網轉載并注明自其它來源的作品,歸原版權所有人所有。目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。如有作品的內容、版權以及其它問題的,請在作品發表之日起一周內與本網聯系,否則視為放棄相關權利。
本網轉載自其它媒體或授權刊載,如有作品內容、版權以及其它問題的,請聯系我們。相關合作、投稿、轉載授權等事宜,請聯系本網。
QQ:2268148259、3050252122。


讓制造業不缺測試測量工程師

最新發布
行業動態
技術方案
國際資訊
儀商專題
按分類瀏覽
Copyright ? 2023- 861718.com All rights reserved 版權所有 ?廣州德祿訊信息科技有限公司
本站轉載或引用文章涉及版權問題請與我們聯系。電話:020-34224268 傳真: 020-34113782

粵公網安備 44010502000033號

粵ICP備16022018號-4